Here is a list of all functions, variables, defines, enums, and typedefs with links to the files they belong to:
- s -
- SADC_SECURE_EN : security_enable_config.h
- SCB_AIRCR_BFHFNMINS_VAL : partition.h
- SCB_AIRCR_PRIS_VAL : partition.h
- SCB_AIRCR_SYSRESETREQS_VAL : partition.h
- SCB_CSR_AIRCR_INIT : partition.h
- SCB_CSR_DEEPSLEEPS_VAL : partition.h
- SCB_NSACR_CP10_11_VAL : partition.h
- SCC_UART0_CLOCK_BIT : T32CM11_gpio.h, T32CZ20_gpio.h
- SCC_UART1_CLOCK_BIT : T32CM11_gpio.h, T32CZ20_gpio.h
- SCC_UART2_CLOCK_BIT : T32CM11_gpio.h, T32CZ20_gpio.h
- SECURITY_CTRL_CHIP_REGISTERS : T32CZ20_trng.h
- serial_read() : bootloader.h
- set_flash_erase() : bootloader.h
- set_output_high : T32CM11_gpio.h, T32CZ20_gpio.h
- set_output_low : T32CM11_gpio.h, T32CZ20_gpio.h
- SIG_VERIFY : bootloader.h
- SIZE_OF_FLASH_SECTOR_ERASE : bootloader.h
- SLOW_CLOCK_TIMER_0_ID : T32CZ20_timers.h
- SLOW_CLOCK_TIMER_1_ID : T32CZ20_timers.h
- SOC_PMU_SECURE_EN : security_enable_config.h
- SPI0_CLK_BIT : T32CM11_spi.h, T32CZ20_spi.h
- SPI0_CLK_ENABLE_VALUE : T32CM11_spi.h, T32CZ20_spi.h
- SPI0_CLK_PIN_OPTION1 : T32CM11_spi.h
- SPI0_CLK_PIN_OPTION2 : T32CM11_spi.h
- SPI0_CS0_PIN_OPTION1 : T32CM11_spi.h
- SPI0_CS0_PIN_OPTION2 : T32CM11_spi.h
- SPI0_CS1_PIN_OPTION1 : T32CM11_spi.h
- SPI0_CS1_PIN_OPTION2 : T32CM11_spi.h
- SPI0_CS1_PIN_OPTION3 : T32CM11_spi.h
- SPI0_CS1_PIN_OPTION4 : T32CM11_spi.h
- SPI0_CS2_PIN_OPTION1 : T32CM11_spi.h
- SPI0_CS2_PIN_OPTION2 : T32CM11_spi.h
- SPI0_CS2_PIN_OPTION3 : T32CM11_spi.h
- SPI0_CS2_PIN_OPTION4 : T32CM11_spi.h
- SPI0_CS3_PIN_OPTION1 : T32CM11_spi.h
- SPI0_CS3_PIN_OPTION2 : T32CM11_spi.h
- SPI0_CS3_PIN_OPTION3 : T32CM11_spi.h
- SPI0_CS3_PIN_OPTION4 : T32CM11_spi.h
- SPI0_IO0_PIN_OPTION1 : T32CM11_spi.h
- SPI0_IO0_PIN_OPTION2 : T32CM11_spi.h
- SPI0_IO1_PIN_OPTION1 : T32CM11_spi.h
- SPI0_IO1_PIN_OPTION2 : T32CM11_spi.h
- SPI0_IO2_PIN_OPTION1 : T32CM11_spi.h
- SPI0_IO2_PIN_OPTION2 : T32CM11_spi.h
- SPI0_IO3_PIN_OPTION1 : T32CM11_spi.h
- SPI0_IO3_PIN_OPTION2 : T32CM11_spi.h
- SPI0_MAX_CHIP_SELECT_PINS : T32CM11_spi.h
- SPI0_REGISTERS : T32CM11_spi.h, T32CZ20_spi.h
- SPI1_CLK_BIT : T32CM11_spi.h, T32CZ20_spi.h
- SPI1_CLK_ENABLE_VALUE : T32CM11_spi.h, T32CZ20_spi.h
- SPI1_CLK_PIN_OPTION1 : T32CM11_spi.h
- SPI1_CS0_PIN_OPTION1 : T32CM11_spi.h
- SPI1_IO0_PIN_OPTION1 : T32CM11_spi.h
- SPI1_IO1_PIN_OPTION1 : T32CM11_spi.h
- SPI1_MAX_CHIP_SELECT_PINS : T32CM11_spi.h
- SPI1_REGISTERS : T32CZ20_spi.h, T32CM11_spi.h
- SPI_0_ID : T32CZ20_spi.h, T32CM11_spi.h
- SPI_1_ID : T32CM11_spi.h, T32CZ20_spi.h
- SPI_AUX_CTRL_REG_BITSIZE_MASK : T32CM11_spi.h, T32CZ20_spi.h
- SPI_AUX_CTRL_REG_MODE_MASK : T32CM11_spi.h, T32CZ20_spi.h
- SPI_AUX_CTRL_REG_PREVENT_RX_BIT : T32CM11_spi.h, T32CZ20_spi.h
- SPI_AUX_CTRL_REG_PREVENT_TX_BIT : T32CM11_spi.h, T32CZ20_spi.h
- SPI_AUX_CTRL_REG_TRANSFER_EXTEND : T32CM11_spi.h, T32CZ20_spi.h
- SPI_CONFIG_CONTROLLER_NORMAL_MODE : T32CZ20_spi.h, T32CM11_spi.h
- SPI_CONTROL_REG_BYTE_SWAP : T32CM11_spi.h, T32CZ20_spi.h
- SPI_CONTROL_REG_CONTINUOUS_TRANSFER : T32CM11_spi.h, T32CZ20_spi.h
- SPI_CONTROL_REG_CPHA_HIGH : T32CM11_spi.h, T32CZ20_spi.h
- SPI_CONTROL_REG_CPHA_LOW : T32CM11_spi.h, T32CZ20_spi.h
- SPI_CONTROL_REG_CPOL_HIGH : T32CM11_spi.h, T32CZ20_spi.h
- SPI_CONTROL_REG_CPOL_LOW : T32CM11_spi.h, T32CZ20_spi.h
- SPI_CONTROL_REG_ENABLE_CONTROLLER_DELAY : T32CM11_spi.h
- SPI_CONTROL_REG_MSB_FIRST : T32CM11_spi.h, T32CZ20_spi.h
- SPI_CONTROL_REG_RX_WMARK_MASK : T32CM11_spi.h
- SPI_CONTROL_REG_SDATA_FOR_CROSSED : T32CM11_spi.h, T32CZ20_spi.h
- SPI_CONTROL_REG_SET_AS_CONTROLLER : T32CM11_spi.h, T32CZ20_spi.h
- SPI_CONTROL_REG_SET_AS_PERIPHERAL : T32CM11_spi.h, T32CZ20_spi.h
- SPI_CONTROL_REG_TX_WMARK_MASK : T32CM11_spi.h
- SPI_CTRL_CLOCK_125_KHZ : T32CM11_spi.h, T32CZ20_spi.h
- SPI_CTRL_CLOCK_16_MHZ : T32CM11_spi.h, T32CZ20_spi.h
- SPI_CTRL_CLOCK_1_MHZ : T32CM11_spi.h, T32CZ20_spi.h
- SPI_CTRL_CLOCK_250_KHZ : T32CM11_spi.h, T32CZ20_spi.h
- SPI_CTRL_CLOCK_2_MHZ : T32CM11_spi.h, T32CZ20_spi.h
- SPI_CTRL_CLOCK_32_MHZ : T32CM11_spi.h, T32CZ20_spi.h
- SPI_CTRL_CLOCK_4_MHZ : T32CM11_spi.h, T32CZ20_spi.h
- SPI_CTRL_CLOCK_500_KHZ : T32CM11_spi.h, T32CZ20_spi.h
- SPI_CTRL_CLOCK_8_MHZ : T32CM11_spi.h, T32CZ20_spi.h
- SPI_DISABLE : T32CM11_spi.h, T32CZ20_spi.h
- SPI_DMA_DISABLE : T32CM11_spi.h, T32CZ20_spi.h
- SPI_DMA_ENABLE : T32CM11_spi.h, T32CZ20_spi.h
- SPI_DMA_INTERRUPTS_DISABLE : T32CM11_spi.h, T32CZ20_spi.h
- SPI_DMA_RX_BUFF_MINIMUM_SIZE : T32CM11_spi.h, T32CZ20_spi.h
- SPI_DMA_RX_INTERRUPT_ACTIVE : T32CM11_spi.h, T32CZ20_spi.h
- SPI_DMA_RX_INTERRUPT_ENABLE : T32CM11_spi.h, T32CZ20_spi.h
- SPI_DMA_TX_INTERRUPT_ACTIVE : T32CM11_spi.h, T32CZ20_spi.h
- SPI_DMA_TX_INTERRUPT_ENABLE : T32CM11_spi.h, T32CZ20_spi.h
- SPI_ENABLE : T32CM11_spi.h, T32CZ20_spi.h
- SPI_INTERRUPT_ALL : T32CM11_spi.h, T32CZ20_spi.h
- SPI_INTERRUPT_NONE : T32CM11_spi.h, T32CZ20_spi.h
- SPI_INTERRUPT_RX_FULL : T32CM11_spi.h, T32CZ20_spi.h
- SPI_INTERRUPT_RX_NOT_EMPTY : T32CM11_spi.h, T32CZ20_spi.h
- SPI_INTERRUPT_RX_WATERMARK : T32CM11_spi.h
- SPI_INTERRUPT_TRANSFER_DONE : T32CM11_spi.h, T32CZ20_spi.h
- SPI_INTERRUPT_TX_EMPTY : T32CM11_spi.h, T32CZ20_spi.h
- SPI_INTERRUPT_TX_WATERMARK : T32CM11_spi.h
- SPI_INVALID_PIN : T32CM11_spi.h, T32CZ20_spi.h
- SPI_PERIPH_SEL_0_ACTIVE_HIGH : T32CZ20_spi.h
- SPI_PERIPH_SEL_0_ACTIVE_LOW : T32CZ20_spi.h
- SPI_PERIPH_SEL_0_MANUAL_MODE : T32CZ20_spi.h
- SPI_PERIPH_SEL_0_SET_HIGH : T32CZ20_spi.h
- SPI_PERIPH_SEL_0_SET_LOW : T32CZ20_spi.h
- SPI_PERIPH_SEL_1_ACTIVE_HIGH : T32CZ20_spi.h
- SPI_PERIPH_SEL_1_ACTIVE_LOW : T32CZ20_spi.h
- SPI_PERIPH_SEL_1_MANUAL_MODE : T32CZ20_spi.h
- SPI_PERIPH_SEL_1_SET_HIGH : T32CZ20_spi.h
- SPI_PERIPH_SEL_1_SET_LOW : T32CZ20_spi.h
- SPI_PERIPH_SEL_2_ACTIVE_HIGH : T32CZ20_spi.h
- SPI_PERIPH_SEL_2_ACTIVE_LOW : T32CZ20_spi.h
- SPI_PERIPH_SEL_2_MANUAL_MODE : T32CZ20_spi.h
- SPI_PERIPH_SEL_2_SET_HIGH : T32CZ20_spi.h
- SPI_PERIPH_SEL_2_SET_LOW : T32CZ20_spi.h
- SPI_PERIPH_SEL_3_ACTIVE_HIGH : T32CZ20_spi.h
- SPI_PERIPH_SEL_3_ACTIVE_LOW : T32CZ20_spi.h
- SPI_PERIPH_SEL_3_MANUAL_MODE : T32CZ20_spi.h
- SPI_PERIPH_SEL_3_SET_HIGH : T32CZ20_spi.h
- SPI_PERIPH_SEL_3_SET_LOW : T32CZ20_spi.h
- SPI_PERIPH_SELECT_0 : T32CM11_spi.h, T32CZ20_spi.h
- SPI_PERIPH_SELECT_1 : T32CM11_spi.h, T32CZ20_spi.h
- SPI_PERIPH_SELECT_2 : T32CM11_spi.h, T32CZ20_spi.h
- SPI_PERIPH_SELECT_3 : T32CM11_spi.h, T32CZ20_spi.h
- SPI_PERIPH_SELECT_CONTROLLER_ACTIVE_HIGH : T32CM11_spi.h
- SPI_PERIPH_SELECT_CONTROLLER_ACTIVE_LOW : T32CM11_spi.h
- SPI_PERIPH_SELECT_NONE : T32CM11_spi.h, T32CZ20_spi.h
- SPI_STATUS_RX_FIFO_EMPTY : T32CM11_spi.h, T32CZ20_spi.h
- SPI_STATUS_RX_FIFO_FULL : T32CM11_spi.h, T32CZ20_spi.h
- SPI_STATUS_RX_FIFO_WMARK : T32CM11_spi.h
- SPI_STATUS_TX_FIFO_EMPTY : T32CM11_spi.h, T32CZ20_spi.h
- SPI_STATUS_TX_FIFO_FULL : T32CM11_spi.h, T32CZ20_spi.h
- SPI_STATUS_TX_FIFO_WMARK : T32CM11_spi.h
- SPI_STATUS_TX_IN_PROGRESS : T32CM11_spi.h, T32CZ20_spi.h
- SUPPORT_MULTITASKING : project_config.h
- SUPPORT_QSPI0_MULTI_CS : project_config.h
- SW_IRQ0_SECURE_EN : security_enable_config.h
- SW_IRQ1_SECURE_EN : security_enable_config.h
- SYS_CTRL_BASEBAND_FREQ_36_MHZ : T32CZ20_gpio.h
- SYS_CTRL_BASEBAND_FREQ_40_MHZ : T32CZ20_gpio.h
- SYS_CTRL_BASEBAND_FREQ_48_MHZ : T32CZ20_gpio.h
- SYS_CTRL_BASEBAND_FREQ_64_MHZ : T32CZ20_gpio.h
- SYS_CTRL_BASEBAND_PLL_DISABLE : T32CZ20_gpio.h
- SYS_CTRL_BASEBAND_PLL_ENABLE : T32CZ20_gpio.h
- SYS_CTRL_CHIP_REGISTERS : T32CM11_gpio.h, T32CZ20_gpio.h
- SYS_CTRL_HCLK_SELECT_MASK : T32CZ20_gpio.h
- SYS_CTRL_HCLK_SELECT_PLL_CLK : T32CZ20_gpio.h
- SYS_CTRL_HCLK_SELECT_RCO_1M : T32CZ20_gpio.h
- SYS_CTRL_HCLK_SELECT_XTAL_CLK : T32CZ20_gpio.h
- SYS_CTRL_HCLK_SELECT_XTAL_CLK_DIV2 : T32CZ20_gpio.h
- SYS_CTRL_PER_CLK_SELECT_MASK : T32CZ20_gpio.h
- SYS_CTRL_PER_CLK_SELECT_RCO_1M : T32CZ20_gpio.h
- SYS_CTRL_PER_CLK_SELECT_XTAL_CLK : T32CZ20_gpio.h
- SYS_CTRL_PER_CLK_SELECT_XTAL_CLK_DIV2 : T32CZ20_gpio.h
- SYS_CTRL_PWM0_CLOCK_SELECT_BIT_SHIFT : T32CZ20_gpio.h
- SYS_CTRL_PWM1_CLOCK_SELECT_BIT_SHIFT : T32CZ20_gpio.h
- SYS_CTRL_PWM2_CLOCK_SELECT_BIT_SHIFT : T32CZ20_gpio.h
- SYS_CTRL_PWM3_CLOCK_SELECT_BIT_SHIFT : T32CZ20_gpio.h
- SYS_CTRL_PWM4_CLOCK_SELECT_BIT_SHIFT : T32CZ20_gpio.h
- SYS_CTRL_PWM_CLOCK_SELECT_HCLK : T32CZ20_gpio.h
- SYS_CTRL_PWM_CLOCK_SELECT_PER_CLK : T32CZ20_gpio.h
- SYS_CTRL_PWM_CLOCK_SELECT_RCO_1M : T32CZ20_gpio.h
- SYS_CTRL_PWM_CLOCK_SELECT_SLOW_CLK : T32CZ20_gpio.h
- SYS_CTRL_SLOW_CLK_ENABLE_EXTERNAL : T32CZ20_gpio.h
- SYS_CTRL_SLOW_CLK_EXTERNAL_SRC_SHIFT : T32CZ20_gpio.h
- SYS_CTRL_SLOW_CLK_SELECT_EXTERNAL : T32CZ20_gpio.h
- SYS_CTRL_SLOW_CLK_SELECT_MASK : T32CZ20_gpio.h
- SYS_CTRL_SLOW_CLK_SELECT_RCO_32K : T32CZ20_gpio.h
- SYS_CTRL_SLOW_CLK_SELECT_XO_32K : T32CZ20_gpio.h
- SYS_CTRL_TIMER0_CLOCK_SELECT_BIT_SHIFT : T32CZ20_gpio.h
- SYS_CTRL_TIMER1_CLOCK_SELECT_BIT_SHIFT : T32CZ20_gpio.h
- SYS_CTRL_TIMER2_CLOCK_SELECT_BIT_SHIFT : T32CZ20_gpio.h
- SYS_CTRL_TIMER_CLOCK_SELECT_PER_CLK : T32CZ20_gpio.h
- SYS_CTRL_TIMER_CLOCK_SELECT_RCO_1M : T32CZ20_gpio.h
- SYS_CTRL_TIMER_CLOCK_SELECT_SLOW_CLK : T32CZ20_gpio.h
- SYS_CTRL_UART0_CLOCK_SELECT_BIT_SHIFT : T32CZ20_gpio.h
- SYS_CTRL_UART1_CLOCK_SELECT_BIT_SHIFT : T32CZ20_gpio.h
- SYS_CTRL_UART2_CLOCK_SELECT_BIT_SHIFT : T32CZ20_gpio.h
- SYS_CTRL_UART_CLOCK_SELECT_PER_CLOCK : T32CZ20_gpio.h
- SYS_CTRL_UART_CLOCK_SELECT_RCO_1M : T32CZ20_gpio.h
- SYS_CTRL_UART_CLOCK_SELECT_RCO_32K : T32CZ20_gpio.h
- SYSCTRL_SECURE_EN : security_enable_config.h